|
佐藤幸紀 研究業績一覧 (16件)
- 2025
- 2024
- 2023
- 2022
- 2021


- 全件表示
国際会議発表 (査読有り)
-
Yukinori Sato,
Toshio Endo.
An Accurate Simulator of Cache-line Conflicts to Exploit the Underlying Cache Performance,
In Proceedings of 23rd International European Conference on Parallel and Distributed Computing (Euro-par 2017),
Aug. 2017.
-
Yukinori Sato,
Tomoya Yuki,
Toshio Endo.
ExanaDBT: A Dynamic Compilation System for Transparent Polyhedral Optimizations at Runtime,
In Proceedings of ACM International Conference on Computing Frontiers 2017,
10pages,
May 2017.
-
Yukinori Sato,
Toshio Endo..
Dynamic Compilation for Transparent Data Locality Analysis and Memory Subsystem Tuning .,
The International Workshop on Architectural and Micro-Architectural Support for Dynamic Optimization (AMAS-DO), In conjunction with CGO 2016,
Mar. 2016.
-
Shimpei Sato,
Yukinori Sato,
Toshio Endo.
A Cache-aware Temporal Blocking Method for 3D Stencil Computation,
3rd International Workshop on High-Performance Stencil Computations (HiStencils 2016), In conjunction with HiPEAC 2016,
Jan. 2016.
-
Yukinori Sato,
Shimpei Sato,
Toshio Endo.
Exana: An Execution-driven Application Analysis Tool for Assisting Productive Performance Tuning,
In Proceedings of The Second Workshop on Software Engineering for Parallel Systems (SEPS), in conjunction with ACM SPLASH 2015,
Oct. 2015.
-
Shimpei Sato,
Yukinori Sato,
Toshio Endo.
Investigating Potential Performance Benefits of Memory Layout Optimization based on Roofline Model,
In Proceedings of The Second Workshop on Software Engineering for Parallel Systems (SEPS), in conjunction with ACM SPLASH 2015,
Oct. 2015.
国内会議発表 (査読有り)
国際会議発表 (査読なし・不明)
国内会議発表 (査読なし・不明)
-
幸 朋矢,
佐藤 幸紀,
遠藤 敏夫.
Polyhedralコンパイラを用いたタイリングパラメータ自動調整ツールのメニーコア環境での評価,
並列/分散/協調処理に関するサマーワークショップ(SWoPP2017),
July 2017.
-
佐藤幸紀,
幸朋矢,
遠藤敏夫.
透過的メモリ階層チューニングのための動的バイナリ変換機構の設計と開発,
情報処理学会研究報告,
2016-ARC-216 No.35,
Jan. 2017.
-
佐藤真平,
佐藤幸紀,
遠藤敏夫.
ステンシル計算コードの性能とメモリレイアウトの関係性について,
並列/分散/協調処理に関するサマーワークショップ(SWoPP2016),
情報処理学会研究報告,
Vol. 2016-HPC-155,
No. 37,
Aug. 2016.
-
Yukinori Sato,
Toshio Endo.
Consolidating memory locality information obtained from static and dynamic analysis of code for performance tuning in source code,
2nd Annual Meeting on Advanced Computing System and Infrastructure (ACSI2016), ポスターセッション,
Jan. 2016.
-
佐藤幸紀,
佐藤真平,
遠藤敏夫.
CPU性能チューニングを支援するアプリケーション解析ツールExanaのデモ,
電子情報通信学会 コンピュータシステム研究会 萌芽的コンピュータシステム研究展示会,
Oct. 2015.
-
佐藤真平,
佐藤幸紀,
遠藤敏夫.
テンポラルブロッキングを適用したステンシル計算コードのSIMD化とルーフラインモデルを用いた性能解析,
情報処理学会 第151回ハイパフォーマンスコンピューテング研究会,
Sept. 2015.
-
佐藤真平,
佐藤幸紀,
遠藤敏夫.
ルーフラインモデルによる性能幅推定とステンシル計算コードにおけるメモリレイアウト最適化による性能最大化,
並列/分散/協調処理に関するサマーワークショップ(SWoPP2015),
情報処理学会研究報告,
Vol. 2015-ARC-216,
No. 32,
pp. 1-6,
Aug. 2015.
-
佐藤幸紀,
遠藤敏夫.
実行駆動型キャッシュシミュレーションおよびメモリ参照特性解析におけるオーバーヘッドの評価,
並列/分散/協調処理に関するサマーワークショップ(SWoPP2015), 情報処理学会研究報告, 2015-ARC-216 No.31, 7pages,
Aug. 2015.
[ BibTeX 形式で保存 ]
[ 論文・著書をCSV形式で保存
]
[ 特許をCSV形式で保存
]
|